2019年度

論文

  1. Boma A. Adhi, Tomoya Kashimata, Ken Takahashi, Keiji Kimura, Hironori Kasahara, "Compiler Software Coherent Control for Embedded High Performance Multicore", IEICE Transaction on Electronics Special Section on “Low-Power and High-Speed Chips”, Vol. E103-C, No. 3, pp.85-97, Mar. 2020.
  2. Yoshitake Oki, Yuto Abe, Kazuki Yamamoto, Kohei Yamamoto, Tomoya Shirakawa, Akimasa Yoshida, Keiji Kimura, Hironori Kasahara, "Local Memory Mapping of Multicore Processors on an Automatic Parallelizing Compiler", IEICE Transaction on Electronics Special Section on “Low-Power and High-Speed Chips”, Vol. E103-C, No. 3, pp.98-109, Mar. 2020.
  3. Reem Elkhouly, Mohammad Alshboul, Akihiro Hayashi, Yan Solihin, Keiji Kimura, "Compiler-support for Critical Data Persistence in NVM", ACM Transactions on Architecture and Code Optimization (TACO), Vol. 16, No. 4-54, Dec. 2019.
  4. Tomoya Kashimata, Toshiaki Kitamura, Keiji Kimura, Hironori Kasahara, "Cascaded DMA Controller for Speedup of Indirect Memory Access in Irregular Applications", IA^3 2019: 9th Workshop on Irregular Applications: Architectures and Algorithms, Nov. 2019.
  5. Yu Omori, Keiji Kimura, "Performance Evaluation on NVMM Emulator Employing Fine-Grain Delay Injection", The 8th IEEE Non-Volatile Memory Systems and Applications Symposium (IEEE NVMSA 2019), Aug. 2019
  6. Tohma Kawasumi, Ryota Tamura, Yuya Asada, Jixin Han, Hiroki Mikami, Keiji Kimura, Hironori Kasahara, "Fast and Highly Optimizing Separate Compilation for Automatic Parallelization", The 2019 International Conference on High Performance Computing & Simulation (HPCS 2019), Jul. 2019.
  7. Mohammad Alshboul, Hussein Elnawawy, Reem Elkhouly, Keiji Kimura, James Tuck, Yan Solihin, "Efficient Checkpointing with Recompute Scheme for Non-volatile Main Memory", ACM Transactions on Architecture and Code Optimization (TACO), Vol. 16, No. 18, May. 2019.
  8. Boma A. Adhi, Masayoshi Mase, Yuhei Hosokawa, Yohei Kishimoto, Taisuke Onishi, Hiroki Mikami, Keiji Kimura, Hironori Kasahara, "Software Cache Coherent Control by Parallelizing Compiler", Lecture Notes in Computer Science, Vol. LNCS 11403. Springer, 2019, pp.17-25, 2019.

論説

  1. 笠原博徳, "巻頭言--安全と環境に配慮した世界レベルの研究推進を目指して--", 早稲田大学環境保全センター「環境 創設40周年記念号」,pp3, Nov.25,2019

招待講演

  1. Hironori Kasahara, "Green Multicore Computing" , Hosted by Prof. Jean-Luc Gaudiot, Distinguished Professor, University of California, Irvine, California, USA, Feb. 21, 2020.
  2. 笠原博徳, "早稲田大学における研究力強化" , 文部科学省 研究費部会, 東京, Jan. 29, 2020.
  3. 笠原博徳, "IEEE Computer Society 2018会長としての活動と早稲田オープンイノベーションバレー構想について" , 東芝研究開発センター講演会, 川崎, Jan. 23, 2020.
  4. 笠原博徳, "早稲田大学の研究力強化に向けた取り組み~早稲田オープンイノベーションバレー構想~", 早稲田大学商議員フォーラム, 東京, Dec. 07, 2019.
  5. 笠原博徳, "IEEE Computer Society 2018会長としての活動と 早稲田オープンイノベーションバレー構想について", 早稲田大学DCC(デジタルキャンパスコンソーシアム)20周年記念講演会, 東京, Nov. 27, 2019.
  6. Hironori Kasahara, "Automatic Parallelization by OSCAR Compiler for NEC SX-Aurora TSUBASA", NEC Aurora Community Meeting at SC19( IEEE ACM Super Computing2019), Denver, USA, Nov. 18, 2019.
  7. Hironori Kasahara, "Parallelising Compiler for Green Multicore Computing", Hosted by Prof. Jeremy Gibbons, Department of Computer Science, Oxford University , Oxford,UK, Nov. 13, 2019.
  8. 笠原博徳, "グリーン・マルチコア・コンピューティングの将来", Hitachiアカデミックシステム研究会(HAS研)第43回研究会, 東京, Sep. 26, 2019.
  9. Hironori Kasahara, "Plenary Panel: Meeting of the Alliances", The(Times Higher Education)World Academic Summit 2019 in Zurich, Zurich, Switzerland, Sep. 10, 2019.
  10. Hironori Kasahara, "Parallel Processing of MATLAB and Simulink Simulation and Control on Multicore Processors", MathWorks Asia Research Summit, 東京, Sep. 06, 2019.
  11. Hironori Kasahara, "ハイ・パフォーマンス・コンピューティングと医療", 日本医師会 第3回学術推進会議, 東京, Jul. 11, 2019.
  12. Hironori Kasahara, "Green Multicore Compiler", MPSoC Forum 2019, 東京, Jul. 08, 2019.
  13. Hironori Kasahara, "Opening Remarks --Simon WRIGHT, Director - Programming, Japan House London --", SYMPOSIUM:Classical Arts x Digital Technologies, London, UK, Jun. 29, 2019.

研究会

  1. 川角冬馬, Tilman Priesner, 野口真聖, 韓吉新, 見神広紀, 川島慧大, 田中啓士郎, 木村啓二, 笠原博徳, "OSCARコンパイラのC++プログラム対応の検討", 情報処理学会第232回システム・アーキテクチャ・第191回システムとLSIの設計技術・第53回組込みシステム合同研究発表会(ETNET2020), Feb. 2020.
  2. 田處 雄大, 見神 広紀, 細見 岳生, 木村 啓二, 笠原 博徳, "OSCAR自動並列化コンパイラとNECベクトル化コンパイラの協調によるベクトル・パーソナルスパコン上での自動ベクトル並列化", 情報処理学会第232回システム・アーキテクチャ・第191回システムとLSIの設計技術・第53回組込みシステム合同研究発表会(ETNET2020), Feb. 2020.
  3. 山本 一貴, 藤田 一輝, 柏俣 智哉, 高橋 健, ADHI, Boma anantasatya, 北村 俊明, 川島 慧大, 納富 昭, 森 裕司, 木村 啓二, 笠原 博徳, "マルチターゲット自動並列化コンパイラにおけるアクセラレータコスト推定手法の検討", 情報処理学会第232回システム・アーキテクチャ・第191回システムとLSIの設計技術・第53回組込みシステム合同研究発表会(ETNET2020), Feb. 2020.
  4. 西田 耀, 木村啓二, "NDCKPT: 不揮発性メインメモリを用いたOSによる透過的なプロセスチェックポインティングの実現", 情報処理学会第232回システム・アーキテクチャ・第191回システムとLSIの設計技術・第53回組込みシステム合同研究発表会(ETNET2020), Feb. 2020.
  5. 牧田哲也, 宍戸哲平, 和田康孝, 木村啓二, "準同型暗号による行列積の高速化の検討", 情報処理学会第232回システム・アーキテクチャ・第191回システムとLSIの設計技術・第53回組込みシステム合同研究発表会(ETNET2020), Feb. 2020.
  6. Keiji Kimura, Kazuki Fujita, Kazuki Yamamoto, Tomoya Kashimata,Toshiaki Kitamura, Hironori Kasahara, "Automatically Parallelizing Compiler Cooperative OSCAR Vector Multicore", International Workshop on Innovative Architecture for Future Generation High-Performance Processors and Systems , Feb. 2020.

ポスター発表、学術展示

  1. Kazuki Yamamoto, Kazuki Fujita, Yuta Tadokoro, Tomoya Kashimata, Hiroki Mikami, Boma A. Adhi, Yoshitake Ooki, Toshiaki Kitamura, Keiji Kimura, Hironori Kasahara, "OSCAR Automatic Parallelizing Compiler - Automatic Speedup and Power Reduction -", in ITBL Booth, IEEE ACM SC (Super Computing) 2019 Exhibition, Denver, Nov.18-21,2019
  2. Kazuki Yamamoto, Kazuki Fujita, Yuta Tadokoro, Tomoya Kashimata, Hiroki Mikami, Boma A. Adhi, Yoshitake Ooki, Toshiaki Kitamura, Keiji Kimura, Hironori Kasahara, "OSCAR Parallelizing & Power Reducing Compiler - Power is Reduced to 1/7 on ARM -", in ITBL Booth, IEEE ACM SC (Super Computing) 2019 Exhibition, Denver, Nov.18-21,2019
  3. Kazuki Yamamoto, Kazuki Fujita, Yuta Tadokoro, Tomoya Kashimata, Hiroki Mikami, Boma A. Adhi, Yoshitake Ooki, Toshiaki Kitamura, Keiji Kimura, Hironori Kasahara, "OSCAR Vector Multicore System - Platinum Vector Accelerator on FPGA -", in ITBL Booth, IEEE ACM SC (Super Computing) 2019 Exhibition, Denver, Nov.18-21,2019

特許

 特許取得

  1. "並列化コンパイラ、並列化コンパイル装置、及び並列プログラムの生成方法", 6600888(JP Patent), Oct.18,2019.
  2. "METHOD OF GENERATING CODE EXECUTABLE BY PROCESSOR", 2508992(EP Patent), Jun.26,2019.
  3. "METHOD OF GENERATING CODE EXECUTABLE BY PROCESSOR", 602010059750.4(DE Patent), Jun.26,2019.
  4. "METHOD OF GENERATING CODE EXECUTABLE BY PROCESSOR", 2508992(GB Patent), Jun.26,2019.
  5. "プロセッサコア及びプロセッサシステム", 6525286(JP Patent), May.17,2019.

 公開

  1. "METHOD OF GENERATING CODE EXECUTABLE BY PROCESSOR", 3486767(EP Publication), May.22,2019. [Registration of patent:3486767(EP Patent), Jul.22,2020.]
  2. "METHOD OF GENERATING CODE EXECUTABLE BY PROCESSOR", 3486767(DE Publication), May.22,2019. [Registration of patent:602010065015.4(DE Patent), Jul.22,2020.]
  3. "METHOD OF GENERATING CODE EXECUTABLE BY PROCESSOR", 3486767(GB Publication), May.22,2019. [Registration of patent:3486767(GB Patent), Jul.22,2020.]

受賞

  1. 大森侑, "早稲田大学情報理工・情報通信専攻賞", Mar. 2020.
  2. 西田 耀, "情報処理学会システム・アーキテクチャ研究会若手奨励賞", Mar. 2020.
  3. Hironori Kasahara, "IEEE Computer Society Spirit of the Computer Society Award", Oct. 2019.
  4. 川角冬馬, "早稲田大学情報理工・情報通信専攻賞", Sep. 2019.

メディア掲載

 新聞掲載

  1. 日刊工業新聞, 「レーザー 笠原さん--イノベの日--」, Oct.09,2019.
  2. 日刊工業新聞, 「新産業創出へ総力結集 --『イノベバレー構想』早大、施設連動--」, Sep.19,2019.

 掲載記事

  1. 早稲田大学HP, 「東京大学と連携・協力の推進に関する基本協定書締結」 , Mar.30,2020.
  2. Science Magazine, Vol. 367, Issue.6479, "How Waseda University is Helping Japan Stay Competitive" , Feb.14,2020.
  3. Science Magazine, Vol.367, Issue.6478, "Robots, Baseball, and Bilingualism Embody Waseda University' s Culture of Scholarship" , Feb.07,2020.
  4. Science Magazine, Vol.367, Issue.6476, "Theoretical and Applied Research Help Cut Pollution" , Jan.24,2020.
  5. University of Oxford HP, "--Parallelising Compiler for Green Multicore Computing-- Professor Hironori Kasahara (Waseda University)" , Dec.17,2019.
  6. Between:特集 教育・研究の両輪と世界大学ランキング , 「筒井瑛美 『世界学術サミット参加レポート』」pp.8-9 , Nov.12,2019.
  7. 騰訊高校合作, 「犀牛鳥学聞 | 早稲田大学笠原副校長一行訪問騰訊」 , Nov.05,2019.
  8. LINK-J Interview Column, 「産業立国・日本を再興する唯一の道が、産学連携」 , Oct.17,2019.
  9. Computer, IEEE CS, "Gallery of 2019 Winners: IEEE Computer Society's Board of Governors Honors Newest Award Recipients" , Jun.10,2019.
  10. Computer, IEEE CS, "IEEE Computer Society Awards Presentations" , Jun.05,2019.
  11. 早稲田大学HP, 「前田建設工業株式会社 ICI総合センターを見学」 , May.19,2019.
  12. Springer Nature Switzerland AG 2019, LNCS (Lecture Notes in Computer Science) 11403, Languages and Compilers for Parallel Computing, -- 30th International Workshop, LCPC 2017, College Station, TX, USA, October 11?13, 2017, Revised Selected Papers, "Multigrain Parallelization and Compiler/Architecture Co-design for 30 Years, Hironori Kasahara", pp.22 , Apr.2019.

 Webニュース等

  1. Samueli School of Engineering University of California, Irvine, "EECS Seminar: Green Multicore Computing" , Feb.21,2020.
  2. American Association for the Advancement of Science, "Waseda University: Driving positive change in science and society" , Jan.24,2020.
  3. 西早稲田稲門会・早稲田ニュース(大学・校友会関連等)ホームページ, "世界的に活躍されている笠原博徳・副総長(研究・情報化推進)より、「早稲田大学の研究力強化に向けた取り組み~早稲田オープン・イノベーションバレー構想~」について2019年12月7日(土)商議員フォーラムにて講演がありました", Dec.07,2019.
  4. 早稲田大学 Twitter, "Thank you Prof. Vivek Sarkar @GerogiaTech GT Computing for visiting @Waseda_Univ and giving a talk" , Mar.26,2019.