2007年度

論文

  1. 笠原博徳, "情報家電用マルチコア・プロセッサ", 電気学会誌, Vol. 128, No. 3, pp.172-175, Mar. 2008.
  2. Masayuki Ito, Toshihiro Hattori, Yutaka Yoshida, Kiyoshi Hayase, Tomoichi Hayashi, Osamu Nishii, Yoshihiko Yasu, Atsushi Hasegawa, Masashi Takada, Masaki Ito, Hiroyuki Mizuno, Kunio Uchiyama, Toshihiko Odaka, Jun Shirako, Masayoshi Mase, Keiji Kimura, Hironori Kasahara, "An 8640 MIPS SoC with Independent Power-off Control of 8 CPU and 8 RAMS by an Automatic Parallelizing Compiler", Proc. of IEEE International Solid State Circuits Conference (ISSCC2008), Feb. 2008.
  3. Hiroaki Shikano, Masaki Ito, Kunio Uchiyama, Toshihiko Odaka, Akihiro Hayashi, Takeshi Masuura, Masayoshi Mase, Jun Shirako, Yasutaka Wada, Keiji Kimura, Hironori Kasahara, "Software-Cooperative Power-Efficient Heterogeneous Multi-Core for Media Processing", Proc. of 13th Asia and South Pacific Design Automation Conference (ASP-DAC 2008), Jan. 2008.
  4. Jun Shirako, Munehiro Yoshida, Naoto Oshiyama, Yasutaka Wada, Hirofumi Nakano, Hiroaki Shikano, Keiji Kimura, Hironori Kasahara, "Performance Evaluation of Compiler Controlled Power Saving Scheme", Lecture Notes in Computer Science, Springer, Vol. 4759, pp.480-493, Jan. 2008.
  5. Jun Shirako, Hironori Kasahara, Vivek Sarkar, "Language Extensions in Support of Compiler Parallelization", Proc. of The 20th International Workshop on Languages and Compilers for Parallel Computing (LCPC2007), University of Illinois at Urbana-Champaign, Siebel Center for Computer Science, Urbana, Illinois, Oct. 2007. (pdf)
  6. M. Mase, D. Baba, H. Nagayama, H. Tano, T. Masuura, T. Miyamoto, J. Shirako, H. Nakano, K. Kimura, H. Kasahara, "Multigrain Parallelization of Restricted C Programs on SMP Servers and Low Power Multicores", The 20th International Workshop on Languages and Compilers for Parallel Computing (LCPC2007), Oct. 2007.
  7. Masaki Ito, Takashi Todaka, Takanobu Tsunoda, Hiroshi Tanaka, Tomoyuki Kodama, Hiroaki Shikano, Masafumi Onouchi, Kunio Uchiyama, Toshihiko Odaka, Tatsuya Kamei, Ei Nagahama, Manabu Kusaoke, Yusuke Nitta, Yasutaka Wada, Keiji Kimura, Hironori Kasahara, "Heterogeneous Multiprocessor on a Chip Which Enables 54x AAC-LC Stereo Encoding", Proc. of 2007 Symposia on VLSI TEchnology and Circuits, Jun. 2007.
  8. 鹿野裕明, 鈴木裕貴, 和田康孝, 白子準, 木村啓二, 笠原博徳, "MP3エンコーダを用いたOSCARヘテロジニアスチップマルチプロセッサの性能評価", 情報処理学会論文誌コンピューティングシステム, Vol. 48, No. SIG8(ACS18), pp.141-152, May. 2007.
  9. Jun Shirako, Naoto Oshiyama, Yasutaka Wada, Hiroaki Shikano, Keiji Kimura, Hironori Kasahara, "Compiler Control Power Saving Scheme for Multi Core Processors", Lecture Notes in Computer Science, Springer, Vol. 4339, pp.362-376, May. 2007.

 

招待講演

  1. Hironori Kasahara, "A Multigrain Parallelizing Compiler with Power Control for Multicore Processors", Google Headquarter, Hosted by Dr. Shih-wei Liao, 2008.2.5,10:00-11:00 (pdf)
  2. Hironori Kasahara, "A Multigrain Parallelizing Compiler with Power Control for Multicore Processors", Intel Headquarter, Hosted by Dr. Peng Tu, 2008.2.5,1:30-3:00 (pdf)
  3. 笠原 博徳 , "高性能低消費電力マルチコアのための最先端並列化コンパイラ技術", VDECリフレッシュ・セミナー, 東京大学, Jan. 2008.
  4. 笠原 博徳, “低消費電力・高性能マルチコアとコンパイラ技術”, 第5回Technology Link in W.T.L.O 〜 産学連携における国際化拠点の構築に向けて 〜 , 早稲田大学, Oct. 2007.
  5. Hironori Kasahara, "How is specifically multicore programming different from traditional parallel computing? (Panel Discussion)", The 20th International Workshop on Languages and Compilers for Parallel Computing (LCPC2007), Univ. Illinois at Urbana-Champaign, Oct 11. 2007. (pdf)
  6. Hironori Kasahara, " A Multi-core Parallelizing Compiler for Low-Power High-Performance Computing ", Colloquium Electrical and Computer Engineering, Computer and Information Technology Institute, Computer Science, and Dean of Engineering, Duncan Hall, Rice University, Hosted by Prof. Vivek Sarkar, Monday, Oct 8, 2007
  7. 笠原 博徳, "マルチコア・イノベーション", 早稲田大学125 周年・理工学部100 周年記念シンポジウム “イノベーティブ情報・電子・光技術”, 早稲田大学 , Sep. 2007.
  8. 笠原 博徳, "最先端の組み込みマルチコア用コンパイラ技術", DAシンポジウム2007 − システムLSI設計技術とDA −, 浜松 , Aug. 2007.

研究会

  1. 宮本孝道, 田村圭, 田野裕秋, 見神広紀, 浅香沙織, 間瀬正啓, 木村啓二, 笠原博徳, "マルチコアプロセッサ上でのマルチメディア処理の並列化", 情報処理学会研究会報告2007-ARC-175-15(デザインガイア2007), Nov. 2007.   (pdf)
  2. 鹿野裕明, 伊藤雅樹, 戸高貴司, 津野田賢伸, 兒玉征之, 小野内雅文, 内山邦男, 小高俊彦, 亀井達也, 永濱 衛, 草桶 学, 新田祐介 , 和田康孝, 木村啓二, 笠原博徳, "54倍速 AACエンコードを実現するヘテロジニアスマルチコアアーキテクチャの検討", 社団法人 電子情報通信学会, 信学技報, ICD2007-71, Vol. 107, No. 195, pp.11-16, Aug. 2007. (pdf)
  3. 和田康孝, 林明宏, 伊能健人, 白子準, 中野啓史, 鹿野裕明, 木村啓二, 笠原博徳, "ヘテロジニアスマルチコア上での階層的粗粒度タスクスタティックスケジューリング手法", 情報処理学会研究会報告2007-ARC-174-17(SWoPP2007), Aug. 2007. (pdf)
  4. 林明宏, 伊能健人, 中川亮, 松本繁, 山田海斗, 押山直人, 白子準, 和田康孝, 中野啓史, 鹿野裕明, 木村啓二, 笠原博徳, "ヘテロジニアスマルチコア上でのコンパイラによる低消費電力制御", 情報処理学会研究会報告2007-ARC-174-18(SWoPP2007), Aug. 2007. (pdf)
  5. 間瀬正啓, 馬場大介, 長山晴美, 田野裕秋, 益浦健,  宮本孝道, 白子準, 中野啓史, 木村啓二, 亀井達也, 服部俊洋, 長谷川淳, 佐藤真琴, 伊藤雅樹, 内山 邦男, 小高俊彦, 笠原博徳, "情報家電用マルチコアSMP実行モードにおけるマルチグレイン並列処理",情報処理学会研究会報告2007-ARC-173-05(第165回 計算機アーキテクチャ研究会), May. 2007. (pdf)
  6. 早瀬 清, 吉田 裕, 亀井達也, 芝原真一, 西井 修, 服部俊洋, 長谷川 淳, 高田雅士, 入江直彦, 内山邦男, 小高俊彦, 高田 究 , 木村啓二, 笠原博徳, "独立に周波数制御可能な 4320MIPS、SMP/AMP対応 4プロセッサLSIの開発",情報処理学会研究会報告2007-ARC-173-06(第165回 計算機アーキテクチャ研究会), May. 2007

シンポジウム

  1. 間瀬正啓, 馬場大介, 長山晴美, 田野裕秋, 益浦健, 宮本孝道, 白子準, 中野啓史, 木村啓二, 笠原博徳 , "情報家電用マルチコア SMP 実行モードにおける制約付きCプログラムのマルチグレイン並列化 ", 組込みシステムシンポジウム2007,Oct.2007.( 査読付き )(pdf)
  2. 間瀬正啓, "情報家電用マルチコアのための自動並列化コンパイラ技術 ", STARCシンポジウム 2007, Sep. 2007.(査読なし)(pdf)


ポスター発表

  1. "並列化コンパイラ協調型マルチコア技術 簡単に使える高性能・低消費電力・高付加価値マルチコアプロセッサ", 第5回Technology Link in W.T.L.O 〜 産学連携における国際化拠点の構築に向けて 〜 , Oct. 2007
  2. M. Mase, D. Baba, H. Nagayama, H. Tano, T. Masuura, T. Miyamoto, J. Shirako, H. Nakano, K. Kimura, H. Kasahara
    , "Multigrain Parallelization of Restricted C Programs on SMP Servers and Low Power Multicores", The 20th International Workshop on Languages and Compilers for Parallel Computing (LCPC2007), Oct. 2007. (pdf)
  3. Hiroaki Shirako, Yasutaka Wada, Keiji Kimura, Hironori Kasahara, "Power-Aware Compiler Controllable Heterogeneous Chip Multiprocessor", The Sixteenth International Conference on Parallel Architectures and Compilation Techniques (PACT 2007), Brasov, Romania, Sep. 2007.


メディア掲載等(全96件)

 RP1関連(全33件)

  新聞掲載

  1. 日本経済新聞 「情報家電向けの並列処理ソフト 早大・日立などが開発」, Jun. 01. 2007.
  2. 日刊工業新聞 「日立など、マルチコアLSIの開発期間を短縮する技術確立」, Jun. 01. 2007
  3. 日経産業新聞 「早大など マルチコアソフト開発 デジタル家電を高性能化」, Jun. 01. 2007.
  4. 電波新聞 「早大/日立/ルネサス ソフト(情報家電)の開発期間短縮 マルチコア技術開発 数週間 /数ヶ月を数秒/数分で処理」, Jun. 01. 2007.
  5. 電経新聞 「マルチコア技術を開発 情報家電ソフト開発を効率化 早大・日立など3者」, Jun. 04. 2007.
  6. 化学工業日報 「情報家電ソフト開発 マルチコア技術で高速処理」, Jun. 04. 2007.
  7. 日本情報産業新聞 「情報家電 ソフト開発を短縮 新たにマルチコア技術 早大など」, Jun. 11. 2007.
  8. 電波新聞 《ハイテクノロジー特集》 「情報家電の開発期間短縮 マルチコア技術を開発」, Jun. 14. 2007. .

 

  掲載記事

1.       早稲田大学広報誌 CAMPUS NOW, Vol. 173 情報家電の開発期間短縮が可能なマルチコア技術を開発, Jul. 06. 2007.

2.       EE Times Japan Eメールニュースレター (no.98) 「マルチコア向け並列化コンパイラ技術、早大や日立、ルネサスが開発」, Jun. 13. 2007.

  Webニュース等

  1. EE TIMES Japan マルチコア向け並列化コンパイラ技術、早大や日立、ルネサスが開発, Jun. 08. 2007.
  2. IPNEXT 早大と日立など、情報家電の開発期間を短縮できるマルチコア技術を開発(日立製作所), Jun. 03. 2007.
  3. 環境部情報サイト 「早大と日立など、情報家電の開発期間を短縮できるマルチコア技術を開発(日立製作所), Jun. 03. 2007.
  4. NIKKEI NET IT PLUS 早大など、マルチコアソフト開発――デジタル家電を高性能化, Jun. 01. 2007.
  5. IBTimes 早大、日立など、情報家電開発期間短縮のマルチコア技術開発 , Jun. 01. 2007.
  6. CMSNAVI 早大、日立など、情報家電開発期間短縮のマルチコア技術開発 , Jun. 01. 2007.
  7. 電子ジャーナル 電子デバイスとエレクトロニクス関連NEWS 【半導体】早大/日立/ルネサス、自動並列化技術によるマルチコア技術を開発 , Jun. 01. 2007.
  8. Semiconductor Japan Net 早稲田大学ら,マルチコア技術を共同開発 情報家電ソフトウェアの開発期間を短縮 , Jun. 01. 2007.
  9. 産学官研究開発コミュニティ 「早稲田大学、日立製作所、ルネサス テクノロジ 情報家電の開発期間短縮が可能なマルチコア技術を開発-4コア型システムLSI、並列化コンパイラ、マルチコアAPIを開発し3.4倍の速度向上を自動並列化で実現- [2007/05/31] , Jun. 01. 2007. 
  10. 今日の株価材料 「△日立<6501>など、マルチコアLSIの開発期間を短縮する技術確立 , Jun. 01. 2007.
  11. asahi.com 日立など、マルチコアLSIの開発期間を短縮する技術確立 , Jun. 01. 2007.
  12. Yahoo Japan News(日刊工業新聞) 「日立など、マルチコアLSIの開発期間を短縮する技術確立」, Jun. 01. 2007.
  13. Micro Technology Business 日立などが情報家電の開発期間を短縮できるマルチコア技術を開発, Jun. 01. 2007.
  14. 半導体とカーエレに関するニュース 「[RENESAS] マルチコアSoC向け並列化コンパイル技術の実力を,日立,ルネサス,早大が披露, Jun. 01. 2007. 
  15. NIKKEI NET 早大と日立など、情報家電の開発期間短縮が可能なマルチコア技術を開発 情報家電の開発期間短縮が可能なマルチコア技術を開発  4コア型システムLSI、並列化コンパイラ、マルチコアAPIを開発し3.4倍の速度向上を自動並列化で実現, May. 31. 2007. (ヘッドライン)
  16. 日経 エレクトロニクス Tech On マルチコアSoC向け並列化コンパイル技術の実力を,日立,ルネサス,早大が披露, May. 31. 2007.
  17. Nikkei Electronics Tech On, "Hitachi, Waseda Univ., Renesas Show off Power of Parallelizing Compiler Technology for Multicore SoC", Jun. 01. 2007.
  18. JCN Network 日立など、情報家電の開発期間短縮が可能なマルチコア技術を開発、4コア型システムLSI、並列化コンパイラ、マルチコアAPIを開発し3.4倍の速度向上を自動並列化で実現, May. 31. 2007.
  19. Infoseek マネー 「日立など、情報家電の開発期間短縮が可能なマルチコア技術を開発、4コア型システムLSI、並列化コンパイラ、マルチコアAPIを開発し3.4倍の速度向上を自動並列化で実現 (JCN Newswire), May. 31. 2007.
  20. 松井証券 個人投資家向けプレスリリース 「日立など、情報家電の開発期間短縮が可能なマルチコア技術を開発、4コア型システムLSI、並列化コンパイラ、マルチコアAPIを開発し3.4倍の速度向上を自動並列化で実現, May. 31. 2007. 

 プレス発表

  1. 早稲田大学プレスリリース 「情報家電の開発期間短縮が可能なマルチコア技術を開発 −4コア型システムLSI、並列化コンパイラ、マルチコアAPIを開発し 3.4倍の速度向上を自動並列化で実現−」, May. 31. 2007.
  2. 日立製作所プレスリリース 「情報家電の開発期間短縮が可能なマルチコア技術を開発 4コア型システムLSI、並列化コンパイラ、マルチコアAPIを開発し3.4倍の速度向上を自動並列化で実現」, May. 31. 2007.
  3. ルネサステクノロジプレスリリース 「情報家電の開発期間短縮が可能なマルチコア技術を開発 − 4コア型システムLSI,並列化コンパイラ, マルチコアAPIを開発し 3.4倍の速度向上を自動並列化で実現 − 」, May. 31. 2007.  .

 

 SGI Altix450関連(17)

 新聞掲載

  1. 日経産業新聞 「小型サーバー早大に納入 日本SGI, Jan. 07. 2008.
  2. 電波新聞 「日本SGI 早大笠原研究室にミッドレンジサーバー3セット納入 並列化コンパイラ研究へ」, Dec. 27. 2007.
  3. 電波新聞 Data Communication 「ユーザー探訪 ミッドレンジサーバー 早稲田大学笠原研究室 ソフトと協調してCPUの性能を最大限発揮 自動並列化コンパイラで処理速度向上 プログラム開発期間を短縮」, Feb. 18. 2008.

 Webニュース等

  1. SGI e-News No.94 早稲田大学笠原研究室に導入されたミッドレンジサーバ「Altix 450」 研究開発への取り組みやその目的を紹介, Feb. 27. 2008.
  2. SGI e-News No.91 日本SGI が早稲田大学・笠原研究室にミッドレンジサーバを納入 研究テーマ「コンピュータの処理速度向上・ソフト開発期間短縮」に貢献, Jan. 16. 2008. 
  3. IT media エンタープライズ 「マルチコア用自動並列コンパイラの開発を支えるデスクサイドスパコン, Jan. 15. 2008. 
  4. livedoor ニュース 「マルチコア用自動並列コンパイラの開発を支えるデスクサイドスパコン, Jan. 15. 2008.
  5. NEWS@nifty マルチコア用自動並列コンパイラの開発を支えるデスクサイドスパコン(ITmediaエンタープライズ), Jan. 15. 2008. 
  6. Yahooニュース 「マルチコア用自動並列コンパイラの開発を支えるデスクサイドスパコン, Jan. 15. 2008. 
  7. infoseekニュース 「マルチコア用自動並列コンパイラの開発を支えるデスクサイドスパコン (ITmedia), Jan. 15. 2008. 
  8. エキサイト・ニュース プレスリリース 「日本SGI、早大・笠原研究室にミッドレンジサーバー「Altix 450」を納入 [コンピュータ ニュース社] , Dec. 27. 2007.
  9. Yahooニュース 「[経営戦略]日本SGI、早大・笠原研究室にミッドレンジサーバー「Altix 450」を納入(BCN), Dec. 27. 2007.
  10. webBCN 日本SGI、早大・笠原研究室にミッドレンジサーバー「Altix 450」を納入 , Dec. 27. 2007.
  11. asahi.com 日本SGI、早大・笠原研究室にミッドレンジサーバー「Altix 450」を納入 , Dec. 27. 2007.
  12. セキュリティ・オンライン・ニュース 「日本SGI が早稲田大学・笠原研究室にミッドレンジサーバ「Altix 450」を納入 〜省スペース・省電力のデスクサイド型高性能コンピュータでソフト開発を期間短縮〜 , Dec. 25. 2007.

 プレス発表

  1. 日本SGIプレスリリース 「マルチコア用プロセッサの並列コンパイラの研究へ 日本SGI が早稲田大学・笠原研究室にミッドレンジサーバ「Altix 450」を納入 省スペース・省電力のデスクサイド型高性能コンピュータでソフト開発を期間短縮, Dec. 25. 2007.
  2. 早稲田大学プレスリリース  マルチコア用プロセッサの並列コンパイラの研究へ 理工学術院 笠原研究室に日本SGIがミッドレンジサーバ「Altix 450」を納入 〜省スペース・省電力のデスクサイド型高性能コンピュータでソフト開発を期間短縮〜 , Dec. 25. 2007.

 

 RP2関連(全35件)

 新聞掲載

  1. 日経産業新聞 「消費電力8割以上削減 デジタル家電向けLSI ルネサスなど 年内にもサンプル出荷」, Feb. 04. 2008.
  2. 日刊工業新聞 「情報家電向けマルチコアLSI 低消費電力技術を開発 早大・日立・ルネサス」, Feb. 04. 2008.
  3. 電波新聞 「早大、日立、ルネサス 低消費電力技術(マルチコアLSI向け)開発」, Feb. 04. 2008.
  4. 電気新聞 「情報家電向け LSI消費電力低減技術を開発 早大、日立など」, Feb. 04. 2008.
  5. 化学工業日報 「複数コアLSI 消費電力を削減 日立など コンパイラ協議で」, Feb. 05. 2008.

  掲載記事

  1. 日経エレクトロニクス, No.969 「高性能デジタル 微細化の進展で新たな問題が顕在化 消費電力や特性バラつきに立ち向かう」, Jan. 14. 2008.

  Webニュース等

  1. EE TIMES Japan 【ISSCC 2008】コンパイラと協調して消費電力大幅減、ルネサスらが8コアLSIを開発, Feb. 06. 2008.
  2. asahi.com 早大と日立、ルネサスが情報家電LSIの低消費電力技術を開発, Feb. 04. 2008
  3. 日経ナビ2008 情報処理・ソフトウエア ルネサスなど、消費電力8割以上削減、デジタル家電向けLSI。 年内にもサンプル出荷, Feb. 04. 2008.
  4. Japan Edition Semiconductor International ,  「マルチコアLSIの低消費電力化技術」, Mar. 2008
  5. The Unix Guardian "Rock and Tukwila Are the Stars of ISSCC This Week ", Feb. 07. 2008.
  6. Semiconductor Japan Net 早大ら,マルチコアLSIの低消費電力化技術を開発(08/2/7 , Feb. 07. 2008.
  7. マイコミジャーナル 「ISSCC 2008 - Tilera、タイルプロセッサ「TILE64」の詳細を発表 ルネサス テクノロジの8コアチップと比較, Feb. 06. 2008.
  8. ELISNET 情報家電向けマルチコアLSIの低消費電力化技術を開発, Feb. 05. 2008.
  9. 日経エレクトロニクス Tech On 【ISSCC】コンパイラが消費電力まで考慮する時代に,早大と日立,ルネサスが技術を開発, Feb. 05. 2008.
  10. マイコミジャーナル 「ルネサスら、並列化コンパイラによるマルチコアLSIの低消費電力技術を開発, Feb. 05. 2008.
  11. media jam ルネサスら、並列化コンパイラによるマルチコアLSIの低消費電力技術を開発, Feb. 05. 2008.
  12. Micro Technology Business 日立・ルネサス・早大がマルチコアLSIの低消費電力化技術を開発, Feb. 05. 2008. .
  13. 日刊工業新聞 Business Line 早大と日立、ルネサスが情報家電LSIの低消費電力技術を開発, Feb. 04. 2008.
  14. Yahooニュース 「早大と日立、ルネサスが情報家電LSIの低消費電力技術を開発, Feb. 04. 2008.
  15. EDA Express ルネサス、日立、早大が共同で並列コンパイラによるマルチコアLSIの低消費電 力化技術を開発, Feb. 04. 2008.
  16. EDA関連ニュース 「■[EDA関連ニュース]ルネサス、日立、早大が共同で並列コンパイラによるマルチコアLSIの低消費電力化技術を開発, Feb. 04. 2008.
  17. NIKKEI NET ルネサスなど、消費電力8割以上削減、デジタル家電向けLSI。(2008/2/4), Feb. 04. 2008.
  18. Impress Watch 【ISSCC 2008前日レポート】低消費プロセッサと低コスト不揮発性メモリ, Feb. 04. 2008.
  19. Yahooニュース 「【ISSCC 2008前日レポート】低消費プロセッサと低コスト不揮発性メモリ (Impress Watch), Feb. 04. 2008.
  20. Yahooゲーム 「【ISSCC 2008前日レポート】低消費プロセッサと低コスト不揮発性メモリ (Impress Watch), Feb. 04. 2008.
  21. infoseekニュース 「【ISSCC 2008前日レポート】低消費プロセッサと低コスト不揮発性メモリ (Impress Watch), Feb. 04. 2008.
  22. 電子ジャーナル 電子デバイスとエレクトロニクス関連NEWS 【半導体】早大/日立/ルネサス、情報家電向けLSIの低消費電力化技術を開発, Feb. 04. 2008.
  23. 今日の株価材料 「△早大と日立<6501>、ルネサスが情報家電LSIの低消費電力技術を開発, Feb. 04. 2008.
  24. 早稲田大学HP '08/02/04 情報家電向けマルチコアLSIの低消費電力化技術を開発, Feb. 04. 2008.
  25. 早稲田大学理工学術院HP '08/02/04 〔日刊工業新聞〕「早大と日立、ルネサスが情報家電LSIの低消費電力技術 を開発」早大笠原博徳教授(コンピュータ・ネットワーク工学科), Feb. 04. 2008.
  26. マイコミジャーナル 「【レポート】 ISSCC 2008プレビュー - マイクロプロセサセッション, Jan. 20. 2008.

 プレス発表

  1. 早稲田大学プレスリリース 「情報家電向けマルチコアLSIの低消費電力化技術を開発 自動並列化コンパイラとの協調による8個のCPUコアの独立電源遮断と同期技術 , Feb. 04. 2007.
  2. 日立製作所プレスリリース 「情報家電向けマルチコアLSIの低消費電力化技術を開発 自動並列化コンパイラとの協調による8のCPUコアの独立電源遮断と同期技術, Feb. 04. 2007. 
  3. ルネサステクノロジプレスリリース 「情報家電向けマルチコアLSIの低消費電力化技術を開発 − 自動並列化コンパイラとの協調による8個のCPUコアの独立電源遮断と同期技術 −, Feb. 04. 2007.

 

 その他(全11件)

 新聞掲載

  1. 朝日新聞 「IT機器 省エネ急務 地下に施設、節電技術・・・産官学取り組み」, Feb. 19. 2008.
  2. 日経産業新聞 《産学連携広告特集》 「研究とニーズ結び新たな価値創出 マッチングファンドでマルチコア技術開発に弾み(早稲田大学笠原研究室)」, Sep. 11. 2007.

 TV放映

  1. TBS BSi グローバルナビ 「早稲田大学、創立125周年 変わる大学経営 , Jul. 28. 2007. 

  掲載記事

  1. 文部科学省 次世代スーパーコンピュータ概念設計評価作業部会 次世代スーパーコンピュータ概念設計評価報告書, Jun. 12. 2007. 
  2. NEDO 電子・情報技術開発部 電子・情報技術ロードマップ 委員会報告, May. 31. 2007.
  3. RENESAS Edge Vol.17 pp.01-03 「特集 組込みマイコンの最先端 ルネサスのマルチコアテクノロジ 第1部 ルネサスのマルチコアテクノロジ 消費電力削減にも効果のある独自のマルチコア技術で次世代情報家電が求める高性能化のニーズに応える」, Apr. 01. 2007.
  4. RENESAS Edge Vol.17 pp.04 技術解説 SH-4Aマルチコア SMPとAMP、どちらのマルチコアにも対応可能 消費電力を抑えるライトスリープモードを搭載, Apr. 01. 2007.
  5. ひたち 2007春号 pp.13-15 「特集 日立の頭脳「中央研究所」の研究 中研R&D 2 情報環境のステージを開く 情報端末の進化を牽引する・・・マイクロプロセッサ 内山邦男氏」, Apr. 01. 2007.

  Webニュース等

  1. asahi.com "Cover Story: IT warming", Mar. 05. 2008.
  2. 早稲田大学理工学術院HP News &Topics 「9/14(金) 早稲田大学125周年・理工学部100周年記念シンポジウム「イノベーティブ情報・電子・光技術」開催のご案内 」, Sep. 14. 2007. 
  3. 早稲田大学HP News &Events 「早稲田大学125周年・理工学部100周年記念シンポジウム “イノベーティブ情報・電子・光技術” 開催」, Sep. 11. 2007.

受賞

  1. 間瀬 正啓, "STARCシンポジウム2007優秀ポスター賞", Sep. 2007.

特許

 特許取得

  1. "マルチプロセッサシステム及びマルチグレイン並列化コンパイラ", 4082706(JP Patent), Feb.22.2008.

 公開

  1. "GLOBAL COMPILER FOR CONTROLLING HETEROGENEOUS MULTIPROCESSOR", 1881405(EP Publication), Jan.23.2008. [Registration of patent:1881405(EP Patent), Jul.25.2018.]
  2. "GLOBAL COMPILER FOR CONTROLLING HETEROGENEOUS MULTIPROCESSOR", 1881405(DE Publication), Jan.23.2008. [Registration of patent:602007055494.2(DE Patent), Jul.25.2018.]
  3. "GLOBAL COMPILER FOR CONTROLLING HETEROGENEOUS MULTIPROCESSOR", 1881405(FR Publication), Jan.23.2008. [Registration of patent:1881405(FR Patent), Jul.25.2018.]
  4. "GLOBAL COMPILER FOR CONTROLLING HETEROGENEOUS MULTIPROCESSOR", 1881405(GB Publication), Jan.23.2008. [Registration of patent:1881405(GB Patent), Jul.25.2018.]
  5. "MULTIPROCESSOR SYSTEM AND MULTIGRAIN PARALLELIZING COMPILER", 1870792(EP Publication), Dec.26.2007.
  6. "ヘテロジニアス・マルチプロセッサシステムの制御方法及びマルチグレイン並列化コンパイラ", 2007-328415(JP Publication), Dec.20.2007. [Registration of patent:4936517(JP Patent), Mar.02.2012.]
  7. "ヘテロジニアスマルチプロセッサ向けグローバルコンパイラ", 2007-328416(JP Publication), Dec.20.2007. [Registration of patent:4784827(JP Patent), Jul.22.2011.]
  8. "GLOBAL COMPILER FOR HETEROGENEOUS MULTIPROCESSOR", CN101086710A(CN Publication), Dec.12.2007.
  9. "GLOBAL COMPILER FOR HETEROGENEOUS MULTIPROCESSOR", 10-2007-0116712(KR Publication), Dec.11.2007. [Registration of patent:10-0878917(KR Patent), Jan.08.2009.]
  10. "MEHTOD FOR CONTROLLING HETEROGENEOUS MULTIPROCESSOR AND MULTIGRAIN PARALLELIZING COMPILER", 2007/0283358(US Publication), Dec.06.2007. [Registration of patent:8250548(US Patent), Aug.21.2012.]
  11. "GLOBAL COMPILER FOR CONTROLLING HETEROGENEOUS MULTIPROCESSOR", 2007/0283337(US Publication), Dec.06.2007. [Registration of patent:8051412(US Patent), Nov.01.2011.]
  12. "マルチプロセッサシステム及びマルチグレイン並列化コンパイラ", 2007-305148(JP Publication), Nov.22.2007.
  13. "MULTIPROCESSOR SYSTEM AND MULTIGRAIN PARALLELIZING COMPILER", 2007/255929(US Publication), Nov.01.2007. [Registration of patent:7895453(US Patent), Feb.22.2011.]
  14. "MULTIPROCESSOR SYSTEM AND MULTIGRAIN PARALLELIZING COMPILER", 101019084(CN Publication), Aug.15.2007. [Registration of patent:ZL200680000666.0(CN Patent), Jul.15.2009.]
  15. "MULTIPROCESSOR SYSTEM AND MULTIGRAIN PARALLELIZING COMPILER", 10-2007-0061795(KR Publication), Jun.14.2007. [Registration of patent:10-0861631(KR Patent), Sep.26.2008.]