# 共有メモリマルチプロセッサ上での データローカライゼーション対象マクロタスク決定手法

八木 哲志† 板垣 裕樹† 中野 啓史† 石坂 一久§† 小幡 元樹§† 吉田 明正§‡ 笠原 博徳§†

> †早稲田大学 理工学部 電気電子情報工学科 ‡東邦大学 理学部 情報科学科 §アドバンスト並列化コンパイラ研究体

> > 概要

本稿では,階層型粗粒度タスク並列処理におけるマクロタスクグラフよりデータローカライゼーションの対象 となるマクロタスク集合を,並列性とデータローカリティの両方を考慮し決定する手法を提案する.本手法は 自動並列化コンパイラ OSCAR Fortran コンパイラ上に実装されており,対象アーキテクチャは分散キャッシュ や分散共有メモリを持つ共有メモリマルチプロセッサマシンである.本データローカライゼーション手法を用 いた階層型粗粒度タスク並列処理の性能を4プロセッサ SMP ワークステーション Sun Ultra80 上で評価をし た結果, Sun Forte version 6 update 1の自動ループ並列化コンパイラによる実行と比べて,TOMCATVで実 行時間が 3.00 倍, SWIM で 4.36 倍の速度向上が得られ,提案手法の有効性が確認された.

# A Macrotask selection technique for Data-Localization Scheme on Shared-memory Multi-Processor

Satoshi Yagi† Hiroki Itagaki† Hirofumi Nakano† Kazuhisa Ishizaka§† Motoki Obata§† Akimasa Yoshida§‡ Hironori Kasahara§†

†Department of Electrical, Electronics and Computer Engineering, Waseda University ‡Department of Information Science, Toho University §Advanced Parallelizing Compiler Research Group

#### Abstract

This paper proposes a macrotask selection scheme that determines sets of macrotasks, to which data localization can be applied on a macrotask graph for hierarchical coarse grain parallel task processing in consideration of both of parallelism and data locality. This technique is implemented at OSCAR Fortran multigrain parallelizing Compiler. The target architectures are multiprocessor systems is a machine with distributed cache or distributed shared memory. The performance evaluation shows that hierarchical coarse-grain prallel processing with the data-localization by OSCAR compiler on Sun 4 processor SMP workstation Ultra80 gives up 3.00 times speedup for SPEC95fp TOMCATV and 4.36 times speedup for SWIM comparing with the automatic loop parallelization by Sun Forte version 6 update 1 compiler on 4 processor.

# 1. はじめに

マルチプロセッサシステム上での自動並列化コンパイ ラを用いた並列処理では従来よりループ並列化手法<sup>12)</sup>が 用いられている、例えば、イリノイ大学の Polaris<sup>3)</sup>やス タンフォード大学の SUIF<sup>2)</sup>などのような先端の並列化 コンパイラでは、強力なデータ依存解析手法とループリ ストラクチャリング手法を組み合わせることでさまざま な形状のループが並列化可能になっている、しかしなが ら、これらのループ並列化手法では、単一ループのイタ レーション間の局所的並列性しか利用することができず、 今後大幅な性能向上は困難と言われている、このループ 並列化の限界を越え、より大きな並列性を抽出するため に、プログラム全域に渡る並列性解析により、ループや サブルーチン等の粗粒度タスクレベルの並列性を利用す

### る階層型粗粒度タスク並列処理が有効である<sup>13)9)</sup>

この階層型粗粒度タスク並列処理を,近年普及している共有メモリ型マルチプロセッサシステム上で効果的に 実現するためには,粗粒度タスク間並列性を最大限に利 用し,かつ PE上の分散共有メモリ,分散キャッシュを有 効利用することが必要となる.このようなデータ分散手 法に関しては多くの研究が行われており,High Performance Fortran(HPF)のようなユーザ指定によるデー タ分散<sup>4)</sup>,ループ内の作業配列をローカル化するArray Privatization法<sup>10)</sup>,自動データ分散法<sup>5)1)8)</sup>などが提案 されている.しかしながら,これらの方式では,ループ のイタレーション間のみの並列性利用時のデータローカ リティ最適化を前提にしている.

また本論文で扱う,粗粒度タスク並列処理を対象とした自動データ分散に関しては,ループ分割後のタスク垂

直実行によるローカリティ利用<sup>11)</sup>,複数の粗粒度タスク 間での共有データをローカルメモリ経由で授受するデー タローカライゼーション手法<sup>14)7)</sup>が提案されている.し かしながら,従来のデータローカライゼーション手法で は,直列型に接続されたループ集合をデータローカライ ゼーションの単位として扱っていた.それに対して,本 稿では,任意形状データ依存マクロタスクグラフ上の広 範囲に渡ってのデータローカライゼーション手法を提案 する.

本論文の構成は以下のとおりである.第2章では,階層 型粗粒度タスク並列処理について概説する.第3章では, データローカライゼーション手法,及び提案するデータ ローカライゼーション対象マクロタスク決定手法につい て述べる.第4章では,Sun Ultra804プロセッサ SMP ワークステーション上で行った性能評価の結果について 述べる.

2. 階層型粗粒度タスク並列処理

本章では,本手法の対象アーキテクチャと階層的な粗粒 度タスク並列処理を実現する階層型マクロデータフロー 処理について述べる.

2.1 対象マルチプロセッサアーキテクチャ

階層型マクロデータフロー処理では,分散キャッシュあ るいは分散共有メモリを持った共有メモリ型マルチプロ セッサシステムを対象とする.

階層型粗粒度タスク並列処理を適用する場合,ソフト ウェア的にプロセッサをグループ化して,階層的にプロ セッサクラスタを定義する.具体的には,まず,マルチ プロセッサシステム全体を第0階層プロセッサクラスタ (PC)と定義し,第0階層 PC内のPEをグループ化し て第1階層 PCを定義する.同様に,第n階層 PC内の PEをグループ化して第(n+1)階層 PCを定義する.

2.2 階層型マクロデータフロー処理

階層型マクロデータフロー処理<sup>13)</sup>では,ループやサブ ルーチン等の粗粒度タスク(マクロタスク)が,プロセッ サクラスタに割り当てられて並列処理される.このとき, プロセッサクラスタに割り当てられたマクロタスク内部 では,ループ並列処理,あるいは,階層的に粗粒度並列 処理が適用される.

2.2.1 階層型マクロタスク生成

階層型マクロデータフロー処理手法では,まず,プロ グラム(全体を第0階層マクロタスクとする)を第1階 層マクロタスクに分割する.マクロタスク(MT)は,擬 似代入文ブロック(BPA),繰り返しブロック(RB),あ るいは,サブルーチンブロック(SB)の3種類から構成 される<sup>13)</sup>.

次に,第1階層マクロタスク(RBまたはSB)内に複数のサブマクロタスク(サブBPA,サブRB,サブSB) を含んでいる場合には,それらのサブマクロタスクを第 2階層マクロタスクとして定義する.

2.2.2 階層型マクロタスクグラフ生成

各階層のマクロタスク生成後,各階層内でマクロタス ク間のコントロールフローとデータフローを解析し,階 層型マクロフローグラフ<sup>13)</sup>を生成する.

次に,コントロール依存とデータ依存を考慮しマクロ タスク間並列性を最大限に引き出すために,各マクロタ スクの最早実行可能条件を解析する.この最早実行可能 条件は,コントロール依存とデータ依存を考慮したマク ロタスク間の並列性を表す.この各マクロタスクの最早 実行可能条件は,階層型マクロタスクグラフ(MTG)<sup>13)</sup> で表すことができる.

2.2.3 並列処理用実行コード生成

階層型マクロデータフロー処理は,コンパイル時にマ クロタスクをプロセッサクラスタ(PC)に割り当てるス タティックスケジューリング方式と,実行時にマクロタ スクをプロセッサクラスタに割り当てるダイナミックス ケジューリング方式<sup>13)</sup>があるが,本論文ではダイナミッ クスケジューリング方式を採用する.またダイナミック スケジューリング用のスケジューリングルーチンはコン パイラによって生成される.また並列処理用のコードは OpenMPで記述された並列コードで出力され,最終的に 各環境におけるネイティブコンパイラにより出力コード をコンパイルし実行コードを得る.

#### 3. データローカライゼーション手法

階層型粗粒度タスク並列処理の効率をより向上させる ためには,分散共有メモリ,分散キャッシュを有効利用し てデータ転送オーバヘッドを軽減することが必要となる.

本データローカライゼーション手法は,データローカ ライゼーションの対象とするマクロタスクを選択しター ゲットループグループ(TLG)を生成(3.1),TLG内 ループ間データ依存解析(3.2),TLG内ループの整合分 割(3.3),データ転送量の多いマクロタスクを同一PC に割り当てるダイナミックスケジューリング(3.4)とい う手順により実現される.

3.1 データローカライゼーション対象 MT 選択 (TLG生成)

従来提案されてきたデータローカライゼーション対象 MT生成手法<sup>14)7)</sup>では,対象領域がMTG上で直列デー 夕依存エッジにより接続されているループ集合に限られ るという制約があった.

それに対して,本稿で提案するデータローカライゼー ション対象 MT 選択手法である Consecutive-Adjacent 法 では並列性とデータローカリティ共に考慮した上で,対 象を任意形状のマクロタスクグラフへと拡張した手法で ある.以下,当手法について述べる.

- (1) 標準ループの選定
  - データローカライゼーションの対象とする階層の マクロタスクグラフ $MTG_{init}$ において,最も性能 に影響を及ぼすと推測されるマクロタスクである クリティカルパス(CP)上でマクロタスクである クリティカルパス(CP)上でマクロタスクのうち 最も大きな処理時間(この処理時間には共有メモリ アクセス時間を含めて計算している)を持つマクロ タスクを標準ループ $MT_{std}$ とする.この標準ルー プは,ローカライゼーションのためのターゲット ループグループを生成する際の基準となるループ として使われ, $MT_{std}$ が $TLG_{current}$ の初期構成 要素となる.ここで標準ループとなりうるマクロ タスクの種類は,Doallループ,Reduction ルー プ,ループキャリッドデータ依存(リカレンス)に よる Sequential ループのいずれかである.

(2) Consecutive-part 生成

 (1) で選定された MT<sub>std</sub> を基準に Consecutive-partを生成する.この Consecutive-part はマクロ タスクグラフ上で一直線にデータ依存で結合され た整合可能なループ集合である.
 まず MT<sub>std</sub> を MT<sub>current</sub> とし, Consecutive-part の先行部を構成するマクロタスク集合

Consecutive\_part<sub>pred</sub>の初期構成要素とする.こ の MT<sub>current</sub> が直接データ依存している先行マク ロタスク集合 $MT_{pred}$ の内, $MT_{current}$ と整合可能 (後述)かつ,最も処理時間の大きなマクロタスク *MT*<sub>pred\_max\_cost</sub> を Consecutive\_part<sub>pred</sub>の構成 要素とし,TLG<sub>current</sub>の構成要素とする.次に, 追加された *MT*<sub>pred\_max\_cost</sub> を新たに *MT*<sub>current</sub> とし,同様の手順で新たな MT<sub>pred\_max\_cost</sub> を *Consecutive\_part*<sub>pred</sub> に追加し *TLG*<sub>current</sub> の構 成要素とする.同手順を MT<sub>current</sub> に対する直接 先行マクロタスクがなくなるまで繰り返す. 次に MT<sub>std</sub> を再び MT<sub>current</sub> とし, Consecutivepart の後続部を構成するマクロタスク集合 Consecutive\_part<sub>succ</sub>の初期構成要素とする.こ の, *MT<sub>current</sub>* に直接データ依存している後続 マクロタスク集合  $MT_{succ}$  の内,  $MT_{current}$  と

整合可能(後述)かつ,最も処理時間の大きな マクロタスク  $MT_{succ\_max\_cost}$  を Consecutivepart の後続部 (Consecutive\_part<sub>succ</sub>) に追加 し, TLG<sub>current</sub> の構成要素とする.次に今追 加された MT<sub>succ\_max\_cost</sub> を新たに MT<sub>current</sub> とし,同様の手順で新たな MT<sub>succ\_max\_cost</sub> を Consecutive\_part<sub>succ</sub> に追加し TLG<sub>current</sub> の構 成要素とする.同手順を MT<sub>current</sub> に対する直接 後続マクロタスクがなくなるまで繰り返す.

上記の手順により求められた Consecutive\_part<sub>pred</sub> と Consecutive\_part<sub>succ</sub> に含まれるマクロタスク を合わせて Consecutive\_part とする

ここで,2つのループが整合可能であるとは,以下 のすべての条件を満たすことである.

- 各ループが Doall ループ , Reduction ループ , ループキャリッドデータ依存 (リカレンス) に よる Sequential ループのいずれかである
- ループ間に配列変数のデータ依存が存在する
- ループ間において同一配列の分割次元が一致 し,その分割次元の配列添字がループ制御変 数の1次式で表されている。
- ループ間にデータ依存を導く各配列に対して、 配列添字中のループ制御変数係数のループ間 での比が一定の場合である.
- (3)Adjacent-part 生成

を基準に Adjacent-partを生成する.この Adjacnetpart は Consecutive-part に直接隣接したマクロタ スクにより構成される.

Consecutive\_part を構成する各マクロタスクを MT<sub>sub\_std</sub> とし, Adjacent\_part<sub>succ</sub> の初期構成 要素とする.そして,まだいずれのターゲットル ープグループにも所属していないマクロタスクの うち各 MT<sub>sub\_std</sub> に対し整合可能である直接後 続マクロタスク MT<sub>succ</sub> を Adjacent\_part<sub>succ</sub> に 追加し, TLG<sub>current</sub> の構成要素とする (図 1(b) の MT6, Diverge 型). 以上を各  $MT_{sub\_std}$  の各  $MT_{succ}$ 毎に繰り返す(各 $MT_{sub\_std}$ に対し整合 可能である直接後続マクロタスク MT<sub>succ</sub> の個数 だけ Adjacent\_partsucc は作られる).

同様に*Consecutive\_part*を構成する各マクロタス クを MT<sub>sub\_std</sub> とし, Adjacent\_part<sub>pred</sub> の初期 構成要素とする.そして,まだいずれのターゲット

ループグループにも所属していないマクロタスク のうち, 各 *MT*<sub>sub\_std</sub> に対し整合可能である直接 先行マクロタスク  $MT_{pred}$  を  $Adjacent_part_{pred}$ に追加し, TLG<sub>current</sub> の構成要素とする.(図 1(b)のMT1, Merge型)以上を各MT<sub>sub\_std</sub>の 各 $MT_{pred}$ 毎に繰り返す(各 $MT_{sub\_std}$ に対し整 合可能である直接後続マクロタスク MTpred の個 数だけ Adjacent\_part<sub>pred</sub> は作られる).

- (4)次 TLG 生成
- 以上の手順により生成された TLG<sub>current</sub> に含ま れるマクロタスク集合を現在のマクロタスクグラ フ MTG<sub>current</sub> より取り除いた後,(1)に戻り,別 の TLG を生成する.ただし標準ループを選択する 際は,マクロタスクグラフの初期状態 MTG<sub>init</sub> に おける CP 上でまだいずれのターゲットループグ ループにも選択されていないマクロタスクの中で 標準ループとなりうる種類のマクロタスクがあれ ば,その中で最も大きな処理時間を持つマクロタス クが新たな標準ループ MT<sub>std</sub> となる.同 Critical path 上に標準ループとなりうる種類のマクロタス クが存在しなければ, Critical path 上以外のマク ロタスクの中で最も大きな処理時間を持つマクロ タスクを新たな標準ループ *MT*<sub>std</sub> とする.
- 3.2 TLG 内ループ間データ依存解析

本手法では, 3.1で生成された各 TLG に対し, 各 TLG の標準ループから TLG 内 MT へのイタレーションに関 するデータ依存(Inter-Loop-Dependence(ILD)) を求める.ここで, TLG は $MT_i(1 \le i \le end)$ により構 成されているものとし, MT<sub>std</sub>を標準ループとする. MT<sub>i</sub>のILDの解析結果は,

 $ILD_{MT_{i}}^{(MT_{std},K)} = [K * c_{i} + l_{i} : K * c_{i} + u_{i}]$ 

のように表現する.本式では,標準ループ MT<sub>std</sub>の K 番 目のイタレーションが, $MT_i$ の $K*c_i+l_i$ 番目~ $K*c_i+u_i$ 番目のイタレーションに,直接的あるいは間接的(他 MT を経由して)にデータ依存していることを表している.図 1(c)は,解析結果の例である.

なお,上記解析前に,直接接続された TLG 内マクロ タスク間のイタレーションに関するデータ依存 Direct-Inter-Loop-Dependence ( DirILD ) を求めておく. ここで  $DirILD_{MT_k,K}^{(MT_x,K)} = [K * C_i^x + L_i^x : K * C_i^x + U_i^x]$ と表現すると,本式は, $MT_x$ のK番目のイタレーショ (2) で生成された Consecutive-part(*Consecutive-part*)ンが,  $MT_i \mathcal{O} K * C_i^x + L_i^x$  番目 ~  $K * C_i^x + U_i^x$  番目  $\mathcal{O}$ イタレーションに直接的にデータ依存していることを表 している.

ILD 解析方法

3.1節で生成したさまざまな形状の TLG において, そ の構成要素である  $MT_i(1 < i < end)$ の ILD を求めるた めに,従来の PreToPre 法<sup>14)7)</sup>に加えて,新たに Post-ToPost 法, PostToPre 法, PreToPost 法を導入する.

まず,標準ループの ILD を次のように定義する.  $ILD_{MT_{std}}^{(MT_{std},K)} = [K+0:K+0].$ 次に,標準ループ以外の  $MT_i(i \neq std)$  の ILD の値 ( $ILD_{MT_i}^{(MT_{std},K)}$ )を,下記の手順で求める.この際,解 析済の他  $MT_x$  の ILD の値 ( $ILD_{MT_x}^{(MT_std,K)} = [K + l_x : K + u_x]$ とする)と,  $MT_i$  の  $MT_x$ に対する DirILD の 値 ( $DirILD_{MT_i}^{(MT_x,K)} = [K + L_i^x : K + U_i^x]$ とする)を 値 ( $DirILD_{MT_i}^{(MT_x,K)} = [K + L_i^x : K + U_i^x]$ とする )を 用いる.なお、ここでは理解を容易とするため Kの係数 は1として説明する.

(1)TLG 内 CP 上の  $MT_i(std \ge x > i \ge 1)$  の場合 (図 1(b)の MT2 と MT3)  $ILD_{MT_i}^{(MT_{std},K)} = [K + l_x + L_i^x : K + u_x + U_i^x].$ (PreToPre法) なお,  $MT_i$  にデータ依存する  $MT_x$  が複数存在す る場合には,各々の  $MT_x$  から求めた最大範囲を ILD とする. 例えば,図 1(b)の MT2 の ILD を求める場合,解 桁済の MT3 の ILD の値  $ILD_{MT_3}^{(MT_{std},K)} = [K + 0 : K + 1] と, MT3 から MT2 へ DirILD の値$  $<math>DirILD_{MT_2}^{(MT_3,K)} = [K + 0 : K + 1] を用いて,$   $ILD_{MT_2}^{(MT_3,td,K)} = [K + 0 + 0 : K + 1 + 1] = [K + 0 : K + 2] と求められる.$  $TLG 内 CP 上の <math>MT_i(std \le x < i \le end)$ の場合

- (2) TLG内CP上のMTi(std ≤ x < i ≤ end)の場合</li>
   (図1(b)のMT5)
   ILD<sup>(MT<sub>std</sub>,K)</sup><sub>MTi</sub> = [K + l<sub>x</sub> U<sup>i</sup><sub>x</sub>: K + u<sub>x</sub> L<sup>i</sup><sub>x</sub>].
   (PostToPost法)
   なお, MTi がデータ依存するMTx が複数存在する場合には,各々のMTx から求めた最大範囲をILDとする.
   (3) TLG内CP上MTx より先行データ依存エッジで
- 接続された  $MT_i$  の場合(図1(b)のMT1) (i) $1 \le x \le std$ の場合 前述の PreToPre 法により ILD を求める. (ii) $std < x \le end$ の場合  $ILD_{MT_i}^{(MT_{std},K)} = [K + u_x + L_i^x : K + l_x + U_i^x].$ (PostToPre法)
- (4) TLG 内 CP 上  $MT_x$  より後続データ依存エッジで 接続された  $MT_i$ の場合(図1(b)のMT6) (i)1  $\leq x \leq std$ の場合  $ILD_{MT_i}^{(MT_{std},K)} = [K + u_x - U_x^i : K + l_x - L_x^i].$ (PreToPost法)

 $(ii)std < x \leq end$  の場合

前述の PostToPost 法により ILD を求める. 3.3 ループ整合分割

マクロタスク(ループ)間でのデータ転送をプロセッサ 上の分散共有メモリ,分散キャッシュあるいはローカルメ モリ上で効果的に行うためには,各タスクにおけるデー タの使用範囲が等しくなるように,複数のループを整合 して分割する必要がある.

本ループ整合分割法では,まず,前述のTLGごとに, データの使用範囲が等しくなるように複数ループを整合 分割する.

例えば,図1(b)のような複数の先行・後続データ依存 タスクを持つTLG(ソースコードは図1(a)に対応)が MTGから抽出されたとする.この場合,本手法では,6 つのMT(ループ)間におけるイタレーションに関する データ依存を解析し,図1(c)のような解析結果を得る.図 1(c)では,最大コストを持つMT4を標準(基準)ループ としており,MT1,MT2,MT3の横軸方向には,MT4 のK番目のイタレーションがデータ依存しているイタ レーション範囲が示されている.また,MT5とMT6の 横軸方向には,MT4のK番目のイタレーションにデー タ依存しているイタレーション範囲が示されている.な お,ここでは他MTを経由した間接的なデータ依存も含 まれる.

次に,図1(c)の解析結果を用いて,各ループが整合分割 される.3分割の場合には図1(d)のように,各MTは,3つ のLR(Localizable-Region)と2つのCAR(Commonly-Accessed-Region)に分割される.ここで,標準ループよ り先行の CAR ( *CAR<sub>pre</sub>* と呼ぶ ) は,後続の複数 LR が 共通にデータ依存しているイタレーション集合を表し,標 準ループより後続の CAR ( *CAR<sub>post</sub>* と呼ぶ ) は,先行 の複数 LR に共通にデータ依存しているイタレーション 集合を表している.



| LR1a              | CAR1ab      | LR1b | CAR1bc       | LR1c     |
|-------------------|-------------|------|--------------|----------|
| LR2a              | CAR2ab      | LR2b | CAR2bc       | LR2c     |
| LR3a              | CAR3ab      | LR3b | CAR3bc       | LR3c     |
| LR4a              | DLGa        | LR4b | DLGb<br>DLGc | LR4c     |
| LR5a              | CAR5ab      | LR5b | CAR5bc       | <br>LR5c |
| LR6a              | CAR6ab LR6b |      | CAR6bc       | LR6c     |
| : Data-Dependence |             |      |              |          |

....:: Loops to be fused

Data-Localization-Group(DLG)(Static Scheduling)
 Data-Localization-Group(DLG)(Dynamic Scheduling)
 Note: Data-Dep Edges for MT1 and MT6 are omitted.
 (d) TLG after Loop-Aligned-Decomposition

図1 ループ整合分割の例.

## ループ整合分割手順

コンパイラは,各TLG内で使用されるデータの範囲を, 標準ループ $MT_{std}$ のインデクス範囲で表したグループ変 換インデクス範囲(GCIR)を求める.その後,GCIRを分散キャッシュあるいは分散共有メモリのサイズを考 慮して PC 数の整数倍(n)に均等に分割し,この各分割 範囲(分割グループ変換インデクス範囲)をDGCIR<sup>*i*</sup>(1 )と表現する.

例えば,図1(b)のTLGにおいてN=300,分割数n=3 とした場合,GCIRは[1:300]であり,DGCIR<sup>1</sup> = [1:100],DGCIR<sup>2</sup> = [101:200],DGCIR<sup>3</sup> = [201:300] となる.

次に,  $DGCIR^{p}(1 \leq p \leq n)$ と TLG 内のループ間 データ依存の解析結果を用いて, 各  $MT_{i}(1 \leq i \leq end)$ を分割する.具体的には,部分標準ループ(ループイン デクス上下限値が  $DGCIR^{p}$ のもの)がデータ依存する  $MT_{i}$ のイタレーション集合を,LR(Localizable-Region) として生成し,複数の部分標準ループ(ループインデクス 上下限値が  $DGCIR^{p}$  と  $DGCIR^{p+1}$ のもの)が共通に データ依存している  $MT_i$ のイタレーション集合を, CAR (Commonly-Accessed-Region)として生成する.なお, CAR は標準ループより先行 MT の場合は,  $CAR_{pre}$ とし て生成され,標準ループより後続 MT の場合は,  $CAR_{post}$ として生成される.ここで生成された CAR は LR に比 べて処理時間が非常に小さいループであり,実行時スケ ジューリングオーバーヘッドの軽減のため,スケジューリ ングの前に,隣接するLR( $CAR_{pre}$ は左のLR,  $CAR_{post}$ は右のLR)に融合される.

前述の図 1(b)の TLG(N=300,分割数 n=3)は,図 1(d)のように分割される.分割後の各ループのループイ ンデクス範囲は,表1の通りである.

表1 ループ整合分割後のループインデクス範囲

|     | $LR^{a}$ | $CAR^{ab}$ | $LR^{b}$ | $CAR^{bc}$ | $LR^{c}$ |
|-----|----------|------------|----------|------------|----------|
| MT1 | 1:100    | 101:101    | 102:200  | 201:201    | 202:301  |
| MT2 | 1:100    | 101:102    | 103:200  | 201:202    | 203:302  |
| MT3 | 1:100    | 101:101    | 102:200  | 201:201    | 202:301  |
| MT4 | 1:100    |            | 101:200  |            | 201:300  |
| MT5 | 2:100    | 101:101    | 102:200  | 201:201    | 202:300  |
| MT6 | 2:100    | 101:101    | 102:200  | 201:201    | 202:300  |

3.4 DLG を考慮したダイナミックスケジューリング 階層型粗粒度タスク並列処理により粗粒度並列処理さ れる各階層において,多量のデータ転送を必要とする MT 間で,PE上の分散共有メモリ,分散キャッシュを介した データ授受を実現するためには,それらの MT 集合を同 ー PC(あるいは PE)に割り当てなければならない.

今回の評価では, MTの割り当てにはパーシャルスタ ティック割当てを伴うダイナミックスケジューリングを用 いた<sup>6)</sup>.

3.4.1 データローカライゼーショングループ (DLG)指定

データローカライゼーショングループ(DLG)とは, LR にアクセスする MT 集合であり,後述のようにダイ ナミックスケジューラによって同一 PC に割り当てられ ることが保証される<sup>7)</sup>.

またこのダイナミックスケジューリング時は実行時オー バーヘッドを考慮し Adjacent-Part も DLG に含める.図 1の例においてダイナミックスケジューリング時の DLG は図 1(d) の太波線により囲まれた領域となる.

なお,図1(d)の太実線でかこまれた領域はスタティックスケジューリング時のDLGであり,Adjacent-Partは並列性とデータローカライゼーション効果の双方を考慮したデータ転送ゲイン/CPスケジューリングが適用される $^{15(16)}$ .

3.4.2 パーシャルスタティックタスク割り当てを伴う スケジューリング

DLG 内の複数の MT 間でデータローカライゼーショ ンを実現するためには,前述のようにこれらの MT が実 行時に同一の PC にダイナミックスケジューリングされ なければならない.このためコンパイラは,ある DLG に 属するいずれかの MT が PC に割り当てたられた時点で, その DLG に属するその他全ての MT に対して,必ず最 初に割り当てられた MT と同一の PC に割り当てを行う ためのスケジューリングルーチンを生成し,並列化コー ド中に埋め込む.

### 4. 性能評価

本章では,データローカライゼーションを伴う階層型

粗粒度タスク並列処理を,SMP ワークステーション Sun Ultra80上で性能評価した結果について述べる.

4.1 評価環境

Sun Ultra80は,450MHzのUltraSPARC II プロセッ サを4台持つマルチプロセッサシステムであり,キャッ シュを含めたハードウェア仕様を表2に示す.

| 表 2 Sun Ultra 80 仕様         |  |  |  |  |
|-----------------------------|--|--|--|--|
| UltraSPARC II x 4           |  |  |  |  |
| $450 \mathrm{MHz}$          |  |  |  |  |
| 16KB(2-way set associative) |  |  |  |  |
| 16KB(direct mapped)         |  |  |  |  |
| 4MB(direct mapped)          |  |  |  |  |
| 1GB                         |  |  |  |  |
|                             |  |  |  |  |

使用したネイティブコンパイラは Sun Forte version 6 update 1 の Fortran コンパイラ f95 であり,使用したコ ンパイルオプションは表 3のとおりである.OSCAR 自 動並列化の欄は OSCAR Fortran コンパイラを用いて本 データローカライゼーション結果を含め粗粒度タスク並 列化した OpenMP コードとして出力し,それを Forte コ ンパイラを用いてオブジェクトコードを生成する際に使 用したオプションである.

表 3 Forte 使用オプション

| Forte 逐次実行  | -fast                                   |
|-------------|-----------------------------------------|
| Forte 自動並列化 | -fast -parallel -stackvar -reduction    |
| OSCAR 自動並列化 | -fast -mp=openmp -explicitpar -stackvar |

## 4.2 TOMCATV プログラムによる評価

| 表 4 TOMCATV 評価結果      |      |                 |      |      |
|-----------------------|------|-----------------|------|------|
|                       | 1PE  | $2 \mathrm{PE}$ | 3PE  | 4PE  |
| Forte <b>実行時間</b> [s] | 120  | 95              | 92   | 93   |
| Oscar 実行時間 [s]        | 125  | 75              | 47   | 31   |
| ForteL2 ヒット率          | 0.91 | 0.90            | 0.90 | 0.89 |
| OscarL2 ヒット率          | 0.92 | 0.94            | 0.96 | 0.98 |

本節では,SPECfp95ベンチマークの TOMCATV プ ログラムを用いて,提案するデータローカライゼーショ ン手法の性能評価を行う.TOMCATV は,Vectorized Mesh 生成プログラムであり,初期化部分と収束計算ルー プから構成されている.データサイズは N=513 である.

本評価では,Forte 用いて自動並列化した場合の Ultra80 上での実行時間と,提案手法を実装した OSCAR Fortran コンパイラを用いて並列化した結果を OpenMP で出力し,それを Forte でコンパイルした場合の Ultra80 上での実行時間を比較する.

表 4に Forte による各プロセッサ数の時の実行時間, OSCAR コンパイラを用いた場合の各プロセッサ数の時 の実行時間, Forte 及び OSCAR における L2 キャッシュ ヒット率を示す.

表からわかるように本データローカライゼーション手 法を伴う階層型マクロデータフロー処理では,L2キャッ シュの有効利用により,4PEでForte 1PEの3.87倍の 速度向上率を得ることができ,同じ4PEを使用した場合, Forteと比較して3.00倍の速度向上が得られることが確 かめられた.

4.3 SWIM プログラムによる評価

次に,SPECfp95 ベンチマークの SWIM プログラム

| 表 5 SWIM 評価結果       |      |      |      |      |
|---------------------|------|------|------|------|
|                     | 1PE  | 2PE  | 3PE  | 4PE  |
| Forte 実行時間          | 104  | 67   | 63   | 61   |
| Oscar 実行時間          | 105  | 50   | 23   | 14   |
| ForteL2 <b>ヒット率</b> | 0.94 | 0.95 | 0.95 | 0.95 |
| OscarL2 ヒット率        | 0.96 | 0.97 | 0.98 | 0.99 |

を用いて,提案するデータローカライゼーション手法の 性能評価を行う.SWIM は,Shallow Water 方程式の求 解プログラムであり,初期化部分と複数のサブルーチン コールを含むメインループから構成されている.データ サイズは N1=N2=513 である.

SWIM を Ultra80 上で実行した結果を表 5に示す.表 から,Forte 1PE の時 104 秒であった実行時間が,4PE では Forte が 61 秒に,また本データローカライゼーショ ンを伴う階層的粗粒度タスク並列化を実現する OSCAR コンパイラが 14 秒と Forte 1PE の 7.43 倍の速度向上を 得ることができることが確かめられた.またこの性能差 は,L2 ヒット率が Forte が 95%なのに対し,OSCAR が 99%であることから本手法によるキャッシュヒット率向上 が大きな原因となっていることが確かめられた.

5. む す び

本稿では,階層型粗粒度タスク並列処理における,タ スク間並列性とデータローカリティの両方を考慮しデー タローカライゼーションを実現するマクロタスクを決定 する手法を提案した.

本手法を OSCAR マルチグレイン並列化コンパイラ上 に実装し, SMP ワークステーション Ultra80 上で性能 評価を行った.これにより本データローカライゼーショ ン手法を伴う階層型マクロデータフロー処理では, Sun Forte コンパイラのループ自動並列化と比べ, SPEC95fp TOMCATVで実行時間で4プロセッサ使用時で3.00倍, SWIM で4.36 倍の速度向上が得られ,提案手法の有効 性が確認された.

なお本研究の一部は,経済産業省 NEDO ミレニアム プロジェクト IT21 アドバンスト並列化コンパイラプロ ジェクトにより行なわれた.

## 参考文献

- A. Agarwal, D. A. Kranz, and V. Natarajan. Automatic partitioning of parallel loops and data arrays for distributed shared-memory multiprocessors. *IEEE Trans. on Parallel and Distributed System*, Vol. 6, No. 9, pp. 943–962, 1995.
- S. Amarasinghe, J. Anderson, M. Lam, and C. Tseng. The suif compiler for scalable parallel machines. Proc. of the 7th SIAM conference on parallel processing for scientific computing, 1995.
- 3) W. Blume, R. Doallo, R. Eigenmann, J. Grout, J. Hoeflinger, J. Lee, and D. Padua. Advanced program restructuring for high performance computers with polaris. Technical Report 1473, CSRD, University of Illinois, Urbana-Champaign, 1996.
- High Performance Fortran Forum. High Performance Fortran Language Specification Version 2.0. Jun. 1997.
- 5) M. Gupta and P. Banerjee. Demonstration of automatic data partitioning techniques for paral-

lelizing compilers on multicomputers. *IEEE Trans.on Parallel and Ditributed System*, Vol. 3, No. 2, pp. 179–193, 1992.

- 6) Kazuhisa Ishizaka, Motoki Obata, and Hironori Kasahara. Coarse grain task parallel processing with cache optimization on shared memory multiprocessor. Proc. of 14th International Workshop on Languages and Compilers for Parallel Computing (LCPC2001), Aug. 2001.
- 7) H. Kasahara and A. Yoshida. A data-localization compilation scheme using partial static task assignment for fortran coarse grain parallel processing. Journal Of Parallel Computing Special Issue On Languages And Compilers For Parallel Computers, May 1998.
- 8) A. W. Lim, G. I. Cheong, and M. S. Lam. An affine partitioning algorithm to maximize parallelism and minimize communication. *International Conference on Supercomputing*, pp. 223–237, 1999.
- 9) Xavier Martorell, Eduard Ayguade, Nacho Navarro, Julita Corbalan, Marc Gozalez, and Jesus Labarta. Thread fork/join techniques for multi-level parllelism exploitation in numa multiprocessors. *ICS'99 Rhodes Greece*, 1999.
- P. Tu and D. Padua. Automatic array privatization. 6th Annual Workshop on Languages and Compilers for Parallel Computing, 1993.
- 11) S. Vajracharya, S. Karmesin, P. Beckman, J. Crotinger, A. D. Malony, S. Shende, R. R. Oldehoeft, and S. Smith. Smarts: Exploiting temporal locality and parallelism through vertical execution. *International Conference on Supercomputing*, pp. 302–310, 1999.
- M. Wolfe. High Performance Compilers for Parallel Computing. Addison-Wesley, 1996.
- 13) 岡本雅巳, 合田憲人, 宮沢稔, 本多弘樹, 笠原博徳. Oscar マルチグレインコンパイラにおける階層型マ クロデータフロー処理手法. 情報処理学会論文誌, Vol. 35, No. 4, pp. 513–521, Apr. 1994.
- 14) 吉田明正,前田誠司,尾形航,笠原博徳. Fortran マク ロデータフロー処理におけるデータローカライゼー ション手法. 情報処理学会論文誌, Vol. 35, No. 9, 1994.
- 15) 吉田明正, 八木哲志, 笠原博徳. SMP 上でのデータ 依存マクロタスクグラフのデータローカライゼーショ ン手法. 情報処理学会研究報告 ARC, No. 141, pp. 29-34, Jan. 2001.
- 16) 中野啓史,石坂一久,小幡元樹,木村啓二,笠原博徳. キャッシュ最適化を考慮したマルチプロセッサシス テム上での粗粒度タスクスタティックスケジューリ ング手法. 情報処理学会研究報告 ARC2001-140-12, Aug. 2001.